可編程邏輯EPF10K100ARC240-3N 靈活的互連- FastTrack?互連連續(xù)路由結(jié)構(gòu),實(shí)現(xiàn)快速、可預(yù)測(cè)的互連延遲-專用進(jìn)位鏈,實(shí)現(xiàn)算術(shù)功能,如快速加法器、計(jì)數(shù)器和比較器(由軟件工具和百萬(wàn)功能自動(dòng)使用)-專用級(jí)聯(lián)鏈,實(shí)現(xiàn)高速,high-fan-in邏輯功能(自動(dòng)使用的軟件工具和megafunctions)——可編程邏輯EPF10K100ARC240-3N 三態(tài)仿真實(shí)現(xiàn)內(nèi)部三態(tài)總線- 6全球時(shí)鐘信號(hào)和四個(gè)全球明確信號(hào)■強(qiáng)大的I / O引腳-個(gè)人每個(gè)銷三態(tài)輸出使控制排水明溝選項(xiàng)在每個(gè)I / O銷——可編程輸出轉(zhuǎn)換速率控制,以減少開(kāi)關(guān)噪聲- FLEX 10 ka設(shè)備支持hot-socketing■外圍注冊(cè)快速設(shè)置和clock-to-output延遲■可編程邏輯EPF10K100ARC240-3N 軟包裝選項(xiàng),可編程邏輯EPF10K100ARC240-3N 可在各種各樣的包84 - 600針(參見(jiàn)表4和5)與其他FLEX 10 k -插頭兼容性設(shè)備在同一個(gè)包- FineLine BGATM包板空間效率最大化■軟件設(shè)計(jì)支持和阿爾特拉開(kāi)發(fā)系統(tǒng)提供的自動(dòng)place-and-route基于windows的個(gè)人電腦和太陽(yáng)SPARCstation,惠普9000系列700/800工作站■EDIF所提供的額外的設(shè)計(jì)輸入和仿真支持2 0 0 3 0 0網(wǎng)表文件,參數(shù)化模塊(行分鐘),圖書館DesignWare組件,Verilog HDL,硬件描述語(yǔ)言(VHDL),和其他流行的EDA工具的接口從制造商如節(jié)奏、范例邏輯,導(dǎo)師圖形,OrCAD, Synopsys對(duì)此,Synplicity VeriBest, Viewlogic
?FLEX 10K和FLEX 10KA設(shè)備包類型包括塑料J-lead芯片載體(PLCC)、薄四層平板封裝(TQFP)、塑料四層平板封裝(PQFP)、電源四層平板封裝(RQFP)、球柵陣列(BGA)、pin-grid陣列(PGA)和FineLine BGATM包。(2)此選項(xiàng)支持256針FineLine BGA包。通過(guò)使用相同的幀腳遷移,所有的FineLine BGA包都是pin兼容的。例如,可以設(shè)計(jì)一個(gè)板來(lái)同時(shí)支持256針和484針FineLine BGA包。Altera的FLEX 10K設(shè)備是業(yè)界首款嵌入式pld?;诳芍貥?gòu)的CMOS SRAM單元,靈活的邏輯單元矩陣(FLEX)體系結(jié)構(gòu)包含了實(shí)現(xiàn)通用門陣列功能所需的所有特性。FLEX 10K系列擁有多達(dá)25萬(wàn)個(gè)門,提供了將整個(gè)系統(tǒng)(包括多個(gè)32位總線)集成到單個(gè)設(shè)備中的密度、速度和特性。
FLEX 10K設(shè)備是可重構(gòu)的,允許在發(fā)貨前進(jìn)行100%的測(cè)試。因此,出于故障覆蓋的目的,設(shè)計(jì)人員不需要生成測(cè)試向量。此外,設(shè)計(jì)師不需要管理不同ASIC設(shè)計(jì)的庫(kù)存;FLEX 10K設(shè)備可以在板上配置特定的功能。
表6顯示了一些常見(jiàn)設(shè)計(jì)的FLEX 10K性能。使用Synopsys設(shè)計(jì)軟件或LPM函數(shù)獲得所有性能值。應(yīng)用程序不需要特殊的設(shè)計(jì)技術(shù);設(shè)計(jì)人員只需在Verilog HDL、VHDL、Altera硬件描述語(yǔ)言(AHDL)或原理圖設(shè)計(jì)文件中推斷或?qū)嵗粋€(gè)函數(shù)。